„Xilinx ISE Design Suite“

Autorius: Robert Simon
Kūrybos Data: 15 Birželio Birželio Mėn 2021
Atnaujinimo Data: 17 Lapkričio Mėn 2024
Anonim
How to Create & Simulate New Project in Xilinx ISE Design Suite
Video.: How to Create & Simulate New Project in Xilinx ISE Design Suite

Turinys

Versija
(nuo 2014-09-22)
14
Platformos
LicencijaKomercinė
KategorijaProduktyvumas
Daugiau informacijos (apsilankykite leidėjo svetainėje)
Įvertinimas: 3.5 / 5 (6 balsai)

Programinės įrangos apžvalga

Pagrindinės funkcijos


  • Stimuliacijos modeliavimas bandant dizaino reakciją
  • Intelektualus laikrodis, skirtas dinaminiam galios sumažinimui
  • Dizaino išsaugojimas, siekiant nustatyti laiko atkartojamumą
  • Dalinis rekonfigūravimas, kad būtų užtikrintas geresnis sistemos lankstumas ir sumažintas sąnaudų skaičius

„Xilinx ISE Design Suite“ naudojamas pritaikomiems integriniams grandynams kurti. Visų pirma, rinkinys naudojamas lauko programuojamam įrenginiui (FPGA) kurti, kuris leidžia projektuotojui ar klientui konfigūruoti grandinę po gamybos. „ISE Design Suite“ yra prieinama „Windows“ ir „Linux“ platformoms.

„ISE Design Suite“ sukurtas tam, kad galėtumėte sintezuoti ir analizuoti savo elektroninių grandinių projektus. Grandinės yra parašytos specializuota kompiuterio kalba, vadinama Aparatūros aprašymo kalba (HDL). Su „Suite“ galite peržiūrėti „Register-Transfer Level“ diagramas, atlikti laiko analizę ir imituoti skirtingus stimulus, kad išbandytumėte savo dizaino reakciją.


ISE dizaino rinkinys yra prieinamas įvairiais leidimais, pvz., Įterptais, sistema ir „WebPACK“. Nors kiekvienas leidimas yra supakuotas su skirtingomis funkcijomis, „ISE Design Suite“ siūlo įrankius, kuriuos galima pridėti prie lankstesnių konfigūracijų, kad padidintumėte našumą. Galimi įrankiai yra „ChipScope“ įrankių rinkinys ir įterptosios plėtros rinkinys, kiekvienas skirtas naudoti su „WebPACK“ leidimu. „ChipScope“ įrankių rinkinys užtikrina greitą serijinių I / O kanalų greitą konfigūravimą ir derinimą didelės spartos FPGA dizainuose, o įterptųjų kūrinių rinkinys - IDE, naudojamas įterptųjų apdorojimo sistemų projektavimui.

„ISE Design Suite“ yra išsamus įrankis, leidžiantis kurti, analizuoti ir išbandyti integrinius grandynus. Jis suteikia daugybę galingų funkcijų, supakuotų į skirtingus leidimus ir netgi leidžia pritaikyti įrankių pasirinkimą. „Xilinx ISE Design Suite“ yra puikus pasirinkimas integruotų grandynų projektavimui ir testavimui.

Palaikomi failų tipai


Pirminis failo plėtinys

.XISE - Xilinx ISE projekto failas

Kiti failų plėtiniai, kuriuos naudoja Xilinx ISE Design Suite 14

Palaikomi failų tipai
.BITXilinx bitų failas
.ISCXilinx įrenginio konfigūracijos failas
.MATAUXilinx ISE projektas
.JEDXilinx JEDEC programavimo failas
.NGC„Xilinx“ generuojamas „Netlist“ failas
.NGDXilinx Netlist failas
.NPLXilinx ISE 5-6 projekto failas
.XSVFXilinx serijos vektorinio formato failas
Papildomi susiję failų formatai
.BSDBSDL failas
.BSDLApribojimų nuskaitymo aprašymo kalbos failas
.EDNEDIF įgyvendinimo Netlist failas
.IPFiMPACT projekto failas
.SVFSerijos vektorinio formato failas
.VVerilogo šaltinio kodo failas
.VHDVHDL šaltinio failas
.VPVerilog šifruotas šaltinio kodo failas

TARAA failo formato aprašymas

Frank Hunt

Lapkričio Mėn 2024

Daugeli žmonių dalijai .taraa failu nepridėdami intrukcijų, kaip juo naudoti. Viiem neaišku, kuri programa a .taraa failą galima redaguoti, konvertuoti ar atipaudinti. Šiame pulapyje me tengiamė utei...

DNI failo formato aprašymas

Frank Hunt

Lapkričio Mėn 2024

Daugeli žmonių dalijai .dni failu nepridėdami intrukcijų, kaip juo naudoti. Viiem neaišku, kuri programa a .dni failą galima redaguoti, konvertuoti ar atipaudinti. Šiame pulapyje me tengiamė uteikti ...

Šviežios Žinutės